Eletrônica de Potência (Jun 2005)
Metodologia de Projeto e Análise de Algoritmos de Sincronismo PLL
Abstract
Este trabalho apresenta uma metodologia de projeto e análise de um algoritmo de sincronismo PLL (Phase-Locked-Loop) para aplicações em eletrônica de potência. Tal método é baseado em conceitos de álgebra vetorial e ortogonalidade entre funções temporais. Apesar do modelo genérico do PLL proposto ser baseado em sistemas unidimensionais (monofásicos), também será apresentado e discutido um modelo multidimensional (trifásico), o qual apresenta características interessantes sob condições específicas, como por exemplo, com sinais de entrada senoidais e equilibrados. Uma vez que a informação correta sobre a fase e a freqüência do sistema é de extrema importância para vários equipamentos e sistemas de controle conectados à rede elétrica, os erros de regime e a resposta dinâmica do PLL proposto serão analisados sob diferentes condições da tensão de alimentação. Para validar os modelos propostos, serão apresentados resultados de simulação, bem como resultados experimentais de um protótipo de filtro ativo de potência, o qual utiliza as informações do PLL em sua malha de controle de corrente.
Keywords