Revista Facultad de Ingeniería Universidad de Antioquia (Jan 2013)

Efficient hardware implementation of a full COFDM processor with robust channel equalization and reduced power consumption

  • Alexander López Parrado,
  • Jaime Velasco Medina,
  • Julián Adolfo Ramírez Gutiérrez

Journal volume & issue
no. 68
pp. 48 – 60

Abstract

Read online

Este trabajo presenta el diseño de un procesador banda-base para multiplexación por división de frecuencias ortogonales codificada (COFDM) de 12 Mb/s para el estándar IEEE 802.11a. El procesador COFDM banda- base fue diseñado usando circuitos diseñados por nosotros para corrección de fase de portadora, sincronización de tiempo de símbolo, ecualización de canal robusta y decodificación Viterbi. Estos circuitos son flexibles, parametrizados y descritos usando VHDL estructural y genérico. El procesador COFDM banda- base tiene dos dominios de reloj para reducción del consumo de potencia, fue sintetizado sobre un FPGA Stratix II y fue probado experimentalmente usando circuitería de radio frecuencia (RF) a 2.4 GHz.

Keywords